
普通高等教育十一五国家级规划教材·EDA技术实用教程
《普通高等教育十一五国家级规划教材·EDA技术实用教程》是科学出版社2006年9月1日出版的图书,作者深入浅出地对EDA技术、VHDL硬体描述语言、FPGA开发套用及相关知识做了系统和完整的介绍。
基本介绍
- 书名:普通高等教育十一五国家级规划教材·EDA技术实用教程
- ISBN:9787030179739
- 页数:408
- 出版社:科学出版社
- 出版时间:2006年9月1日
- 装帧:平装
- 开本:16开
- 版次:第一版
图书信息
平装: 408页
正文语种: 简体中文
开本: 16
ISBN: 9787030179739
条形码: 9787030179739
尺寸: 25.6 x 18.4 x 1.6 cm
重量: 635 g
内容简介
《EDA技术实用教程》根据课堂教学和实验操作的要求,以提高实际工程设计能力为目的,深入浅出地对EDA技术、VHDL硬体描述语言、FPGA开发套用及相关知识做了系统和完整的介绍,使读者通过《EDA技术实用教程》的学习并完成推荐的实验,能初步了解和掌握EDA的基本内容及实用技术。全书包括四部分内容。第一部分对EDA的基本知识、常用EDA工具的使用方法和目标器件的结构原理做了介绍:第二部分以嚮导的形式和实例为主的方法介绍了三种不同的设计输入方法;第三部分对VHDL的设计最佳化做了介绍:第四部分详述了基于EDA技术的典型设计项目。各章都安排了习题和针对性较强的实验与设计。书中列举的大部分VHDL设计实例和实验示例实现的EDA工具平台是Quartus II 6.0,硬体平台是Cyclone IIFPGA,并在EDA实验系统上通过了硬体测试。
《EDA技术实用教程》可作为高等院校电子工程、通信、工业自动化、计算机套用技术、电子对抗、仪器仪表、数位讯号或图像处理等学科的本科生或研究生的电子设计、EDA技术课程和VHDL硬体描述语言的教材及实验指导书,也可作为相关专业技术人员的自学参考书。
目录
第1章 概述
1.1 EDA技术及其发展
1.2 EDA技术实现目标
1.3 硬体描述语言VHDL
1.4 VHDL综合
1.5 基于VHDL的自顶向下设计方法
1.6 EDA技术的优势
1.7 EDA的发展趋势
习题
第2章 EDA设计流程及其工具
2.1 设计流程
2.1.1 设计输入(原理图/HDL文本编辑)
2.1.2 综合
2.1.3 适配
2.1.4 时序仿真与功能仿真
2.1.5 编程下载
2.1.6 硬体测试
2.2 ASIC及其设计流程
2.2.1 ASIC设计方法
2.2.2 一般ASIC设计的流程
2.3 常用EDA工具
2.3.1 设计输入编辑器
2.3.2 HDI_,综合器
2.3.3 仿真器
2.3.4 适配器
2.3.5 下载器
2.4 QuartusⅡ简介
2.5 IP核简介
习题
第3章 FPGA/CPLD结构与套用
3.1 概述
3.1.1 可程式逻辑器件的发展历程
3.1.2 可程式逻辑器件的分类
3.2 简单PLD原理
3.2.1 电路符号表示
3.2.2 PROM
3.2.3 PLA
3.2.4 PAL
3.2.5 GAL
3.3 CPLD结构与工作原理
3.4 FPGA结构与工作原理
3.4.1 查找表逻辑结构
3.4.2 Cyclone/CycloneⅡ系列器件的结构与原理
3.5 硬体测试技术
3.5.1 内部逻辑测试
3.5.2 JTAG边界扫描测试
3.5.3 嵌入式逻辑分析仪
3.6 FPGA/CPLD产品概述
3.6.1 Lattice公司的CPLD器件系列
3.6.2 Xilinx公司的FPGA和CPLD器件系列
3.6.3 Altera公司的FPGA和CPLD器件系列
3.6.4 Actel公司的FPGA器件
3.6.5 Altera公司的FPGA配置方式与配置器件
3.7 编程与配置
3.7.1 JTAG方式的在系统编程
3.7.2 使用PC并行口配置FPGA
3.7.3 FPGA专用配置器件
3.7.4 使用单片机配置FPGA
3.7.5 使用CPLD配置FPGA
习题
第4章 VHDL设计初步
4.1 多路选择器的VHDL描述
4.1.1 2选1多路选择器的VHDL描述
4.1.2 相关语句结构和语法说明
4.2 暂存器描述及其VHDL语言现象
4.2.1 D触发器的VHDL描述
4.2.2 VHDL描述的语言现象说明
4.2.3 实现时序电路的VHDL不同表述
4.2.4 异步时序电路设计
4.3 1位二进制全加器的VHDL描述
4.3.1 半加器描述
4.3.2 CASE语句
4.3.3 全加器描述和例化语句
4.4 计数器设计
4.4.1 4位二进制加法计数器设计
4.4.2 整数类型
4.4.3 计数器设计的其他表达方式
4.5 一般加法计数器设计
4.5.1 相关语法说明
4.5.2 程式分析
4.5.3 含并行置位的移位暂存器设计
习题
第5章 QuartusII套用嚮导
5.1 基本设计流程
5.1.1 建立工作库资料夹和编辑设计档案
5.1.2 创建工程
5.1.3 编译前设定
5.1.4 全程编译
5.1.5 时序仿真
5.1.6 套用RTL电路图观察器
5.2 引脚设定和下载
5.2.1 引脚锁定
5.2.2 配置档案下载
5.2.3 AS模式编程配置器件
5.2.4 JTAG间接模式编程配置器件
5.2.5 USBBlaster编程配置器件使用方法
5.3 嵌入式逻辑分析仪使用方法
5.4 原理图输入设计方法
5.4.1 设计流程
5.4.2 套用宏模组的原理图设计
习题
实验与设计
5.1 组合电路的设计
5.2 时序电路的设计
5.3 设计含异步清零和同步时钟使能的加法计数器
5.4 用原理图输入法设计8位全加器
5.5 用原理图输入法设计较複杂数字系统
第6章 VHDL设计进阶
6.1 数据对象
6.1.1 常数
6.1.2 变数
6.1.3 信号
6.1.4 进程中的信号与变数赋值
6.2 双向和三态电路信号赋值例解
6.2.1 三态门设计
6.2.2 双向连线埠设计
6.2.3 三态汇流排电路设计
6.3 IF语句概述
6.4 进程语句归纳
6.4.1 进程语句格式
6.4.2 进程结构组成
6.4.3 进程要点
6.5 并行语句例解
6.6 仿真延时
6.6.1 固有延时
6.6.2 传输延时
6.6.3 仿真
习题
实验与设计
6.1 7段数码显示解码器设计
6.2 8位数码扫描显示电路设计
6.3 数控分频器的设计
6.4 32位并进,并出移位暂存器设计
第7章 宏功能模组与IP套用
7.1 宏功能模组概述
7.1.1 智慧财产权核的套用
7.1.2 使用MegaWizardPlug-InManager
7.1.3 在QuartusII中对宏功能模组进行例化
7.2 宏模组套用实例
7.2.1 工作原理
7.2.2 定製初始化数据档案
7.2.3 定製LPM_ROM元件
7.2.4 完成顶层设计
7.3 在系统存储器数据读写编辑器套用
7.4 编辑SignalTapII的触发信号
7.5 其他存储器模组的定製与套用
7.5.1 RAM定製
7.5.2 FIFO定製
7.6 流水线乘法累加器的混合输入设计
……
第8章 状态机设计
第9章 VHDL结构与要素
第10章 VHDL基本语句
第11章 最佳化和时序分析
第12章 系统仿真
第13章 电子系统设计实践
附录 EDA实验系统简介
主要参考文献